특성 | 설명 | ||||
명령어 집합 아키텍처 | RISC-V 32-bit EMZc_Zicsr_Zifencei | ||||
모드 | 머신모드( Machine-mode ),유저모드(User-mode) | ||||
보안 | 0-16개 물리 메모리 보호(PMP)구역 설정 가능 | ||||
파이프라인 | 3 스테이지 파이프라인 | ||||
프로세서 메모리 | TIM0 및 TIM1,사이즈 설정 가능(0KB-128MB), ECC 옵션 | ||||
인터럽트 | CLIC 인터럽트 컨트롤러, 112개 인터럽트 요청 지원, 마스크 불가능 인터럽트(NMI) 지원 | ||||
디버그 | 디버그 모듈(Debug module)JTAG/cJTAG지원 | ||||
버스 포트 | 1. 주변 장치 포트(Peripheral Port):32 비트 AHB 마 스터 포트 2.프론트 포트(Front port) :32 비트 AHB슬레이브포트, TIM0 및 TIM1에 대한 외부 액세스용 |
||||
CoreMark(CoreMarks/MHz) | 3.25 | ||||
Dhrystone-Legla(DMIPS/MHz) | 1.47 |