특성 | 설명 | ||||
명령어 집합 아키텍처 | RISC-V 32-bit E(M)_Zicsr_Zifencei_Zc_Zicond | ||||
모드 | 기계 모드(Machine-mode) 및 유저 모드(User-mode) 지원 | ||||
보안 | 0-16개 물리 메모리 보호(PMP)구역 설정 가능 | ||||
파이프라인 | 3스테이지 파이프라인 | ||||
프로세서 메모리 | TIM0 및 TIM1,사이즈 모두 설정 가능(0KB-128MB) | ||||
인터럽트 | CLIC 인터럽트 컨트롤러, 최대112개 인터럽트 요청 지원, 마스크 불가능 인터럽트 (NMI) 지원 | ||||
디버그 | 디버그 모듈 (Debug module) JTAG/cJTAG 지원 | ||||
버스 포트 | 1.주변 장치 포트(Peripheral Port):32-bit AHB 마스터 포트 2.프론트 포트(Front Port):32-bit AHB 슬레이브 포트, TIM0 및 TIM1에 대한 외부 액세스용 |